Tunnitöö
- Lae alla Kodutöö I näidisülesande projekt sünteesimiseks (sisaldab olulist infot kasutatava FPGA kohta!)
- Sisesta (kopeeri) oma lahendused näidisprojekti (TT, espresso, optimeeritud kood)
- Sünteesi projektis kaks lahendust (näiteks TT ja optimeeritud kood)
- Ava Abimaterjalide all olev Adept 2 juhend sünteesitud koodi laadimiseks FPGAle
- Lae projekt Nexys3 FPGAle, mille saad õppejõult
- Testi nuppude ning lülititega koodi korrektsust
- Veendu programmi korrektsuses esialgse tõeväärtustabeli alusel
- Tagasta FPGA plaat
- Registreeri meeskond praktikumi ülesande jaoks
- Täida ära test II (tulemust ei saa parandada):
FPGA kasutaja-piirangute fail
UCF fail (nagu ka eelnevalt mainitud) sisaldab infot FPGA ressursside, nende asukohta ning kasutaja poolt määratud nimede kohta. Antud näidisprojektis on kasutuses 4 lülitit ning 8 LEDi. LEDid kuvavad funktsioonide väljundeid k3,k1, l3,l1, m3, m1 ja l3, l1. Väljundid on paigutatud üksteise kõrvale, kuna nii on kõige lihtsam tulemusi võrrelda ehk kas lõpptulemuses on võrreldes esialgse tulemusega tehtud vigu või mitte.